7.2 Implementing Combinational Logic





1. Tujuan[Back]
    > Untuk menyelesaikan tugas mata kuliah sistem digital 
    > Untuk memahami materi yang terdapat pada chapter 7.2
    > Memahami langkah - langkah dalam desain rangkaian logika

2. Alat dan Bahan[Back]
    > AND
    > NAND
    > Logig Probe
    > Logic State

3. Dasar Teori[Back]

 Langkah-langkah berbeda yang terlibat dalam desain rangkaian logika kombinasional adalah sebagai berikut:

1. Pernyataan masalah.

2. Identifikasi variabel input dan output.

3. Menyatakan hubungan antara variabel input dan output.

4. Konstruksi tabel kebenaran untuk memenuhi persyaratan input-output.

5. Menulis ekspresi Boolean untuk berbagai variabel keluaran dalam bentuk variabel masukan.

6. Meminimalkan ekspresi Boolean.

7. Implementasi ekspresi Boolean yang diminimalkan.

    Langkah-langkah yang berbeda ini cukup jelas. Namun, satu atau dua poin perlu disebutkan di sini. Di sana adalah berbagai teknik penyederhanaan yang tersedia untuk meminimalkan ekspresi Boolean, yang telah dibahas pada bab sebelumnya. Ini termasuk penggunaan teorema dan identitas, pemetaan Karnaugh, metode tabulasi Quinne–McCluskey dan seterusnya. Juga, ada berbagai kemungkinan bentuk yang diperkecil dari ekspresi Boolean. Panduan berikut harus diikuti saat memilih yang disukai. 

formulir untuk implementasi perangkat keras:

1. Pelaksanaan harus memiliki jumlah gerbang minimal, dengan gerbang yang digunakan memiliki

jumlah input minimal.

2. Harus ada jumlah minimum interkoneksi, dan waktu propagasi harus:

terpendek.

3. Batasan pada kemampuan mengemudi gerbang tidak boleh diabaikan.

Sulit untuk menggeneralisasi apa yang merupakan ekspresi Boolean sederhana yang dapat diterima. Itu

pentingnya masing-masing aspek yang disebutkan di atas diatur oleh sifat aplikasi

4. Percobaan[Back]



5. Video[Back]



6. Example[Back]
  • Diagram logika Gambar 7.28 melakukan fungsi blok bangunan aritmatika yang sangat umum.Tentukan fungsi logikanya!!
    Jawab :  Menulis ekspresi Boolean untuk X dan Y

    Ekspresi Boolean untuk X dan Y adalah ekspresi setengah penambah. X dan Y masing-masing mewakili output SUM dan CARRY
  • Sebutkan Langkah-langkah berbeda yang terlibat dalam desain rangkaian logika kombinasional!!

1. Pernyataan masalah.

2. Identifikasi variabel input dan output.

3. Menyatakan hubungan antara variabel input dan output.

4. Konstruksi tabel kebenaran untuk memenuhi persyaratan input-output.

5. Menulis ekspresi Boolean untuk berbagai variabel keluaran dalam bentuk variabel masukan.

6. Meminimalkan ekspresi Boolean.

7. Implementasi ekspresi Boolean yang diminimalkan.



7. Problem[Back]
  • Buatlah diagram blok, rangkaian dalam dan table kebenaran dari IC decoder 7442.

Tabel Kebenaran : 


Diagram blok :


 Rangkaian : 



8. Pilihan Ganda[Back]
  • Rangkaian yang mempunyai nilai keluaran di suatu waktu hanya ditentukan oleh nilai dari masuknya di waktu tersebut adalah…
            a. Rankaian Kombinasi
            b. Rangkaian Multiplexer 
            c. Rangkaian decoder
            d. Rangkaian register
            e. Rangkaian paralel 





        Pada gambar diatas merupakan rangkaina logika kombinasional ...
            a. Encoder
            b. Multiplexer
             c. Decoder
            d. Demultiplexer
            e. Adder

9. Link Download[Back]

Download HTML[disini]
Download Datasheet AND [disini]
Download Rangkaian [disini]




Tidak ada komentar:

Posting Komentar

BAHAN PRESENTASI UNTUK MATA KULIAH ELEKTRONIKA 2020/2021 OLEH: Naura Nabila Putri Permata 2010951040 Dosen Pengampu: Darwison, M.T Referensi...