BAB 10







Flip-Flops


1. Tujuan[Back]
    > Untuk menyelesaikan tugas mata kuliah sistem digital 
    > Untuk memahami materi mengenai flip flop dan perangkat terkait
    > Memahami rangkaian flip flop dan aplikasinya

2. Alat dan Bahan[Back]

SR Flip Flop
    Flip Flop(FF) adalah suatu perangkat yang memiliki dua input ( X1 dan X2 ) dan dua output (Q dan Q ). Kedua output saling berlawanan(komplementer) dan kondisi output tergantung dari rangkaian dalam FF.

>  D Flip Flop
    D Flip Flop(D FF) adalah suatu perangkat FF yang memiliki satu input (D)


JK Flip Flop
     JK Flip Flop(JK FF) adalah suatu perangkat FF yang memiliki dua input (J dan K)



> Inverter
      Pada rangkaian, inverter digunakan dalam membolak balikkan logika yaitu dari 0 ke 1  atau sebaliknya.


3. Dasar Teori[Back]
    Pada bagian ini kita akan membahas mengenai  RS flip flop, D flip flop, JK flip flop disertai simbol, rangkaian ekivalen serta tabel kebenaran-nya.

> Set Riset Flip Flop (SR FF)
    Flip Flop(FF) adalah suatu perangkat yang memiliki dua input ( X1 dan X2 ) dan dua output (Q dan Q ). Kedua output saling berlawanan(komplementer) dan kondisi output tergantung dari rangkaian dalam FF seperti gambar 10.1.


Contoh SR FF seperti gambar 10.2.


Rangkaian aplikasi SR FF dengan input(1 S dan 2 S) logicstate dan output logicprobe seperti gambar 10.3


SR FF berdetak adalah SR FF dengan dilengkapi dengan input clock seperti gambar 10.4.




> D Flip Flop (D FF)
       D Flip Flop(D FF) adalah suatu perangkat FF yang memiliki satu input (D) seperti gambar 10.5.

Rangkaian aplikasi D FF dengan input logicstate dan output logicprobe seperti gambar 10.6


> JK Flip Flop (JK FF)
        JK Flip Flop(JK FF) adalah suatu perangkat FF yang memiliki dua input (J dan K) seperti gambar 10.7


Rangkaian aplikasi JK FF dengan input logicstate dan output logicprobe seperti gambar 10.8.

    Contoh rangkaian Master-Slave JK FF dengan input clock Slave JK FF dari hasil inverter clock seperti gambar 10.9 dan mengganti input clock(logicstate) dengan input properti generator clock serta output(logicprobe) dengan led seperti gambar 10.10.


 


4. Percobaan[Back]

1. Bukalah aplikasi proteus terlebih dahulu.
2. Buka schematic capture, pilih bagian component mode (), dan pada bagian devices klik 'P'.
3. Pastikan kategorinya berada pada all categories agar mudah dalam melakukan pencarian.
4 .Ketikkan semua nama bahan komponen yang dibutuhkan dalam rangkaian.
5. Double klik komponen yang kita butuhkan agar komponen tersebut muncul dikolom Devices.
6. Buka bagian Terminals mode ( )
7. Pilih terminal yang diperlukan.
8. Setelah semua komponen didapatkan, letakkan komponen pada papan rangkaian.
9. Rangkailah semua komponen sesuai prinsipnya.
10. Klik play () pada bagian kiri bawah aplikasi untuk menjalankan rangkaian simulasi.


Prinsip kerjanya
    Pada JK flip flop IC 7476 sesuai dengan tabel kebenarannya ketika inputan RS high dan J itu low dan K itu high maka akan di dapatkan output Q low dan Q’ high. Pada IC 74HC279 ketika inputan R nya high dan S nya low maka akan di dapat output low. Pada IC 4013 sesuai dengan tabel kebenarannya maka ketika D flip flop berlogika 1 maka RS FF berlogika 0 maka akan di dapat output Q 1 dan Q’ 0
    Rangkaian aplikasi master slave JK FF memakai IC TTL 7476.Ketika R,S,J berlogika 1 dan dan K berlogika 0 maka di dapat output Q berlogika 1 dan Q’ berlogika 0. Kemudian untuk JK selanjutnya maka dihubungkan clocknya dengan inverter dan clock FF sebelumnya. Dan ketika J berlogika 0 dan K berlogika 1 maka didapat output Q berlogika 0 dan Q’ berlogika 1.
    Rangkaian aplikasi master slave JK FF memakai komponen I/0 generator clock.
Ketika R,S,J berlogika 1 dan dan K berlogika 0 maka di dapat output Q berlogika 1 dan Q’ berlogika 0. Kemudian untuk JK selanjutnya maka dihubungkan clocknya dengan inverter dan clock FF sebelumnya. Dan ketika J berlogika 0 dan K berlogika 1 maka didapat output Q berlogika 0 dan Q’ berlogika 1. Perbedaannya terdapat pada clock yang di gunakan


5. Video[Back]


6. Example[Back]

      >  Sebutkanlah seri-seri IC SR FF
            Jawab: CMOS : 4043
                        TTL     : 74279

      > Sebutkanlah seri-seri IC D FF
            Jawab: ECL : 10131 
                        CMOS : 4013 
                        TTL : 74S373 

       >  Sebutkanlah seri-seri IC JK FF
            Jawab: ECL : 10135 
                        CMOS : 4027 
                        TTL : 74111

7. Problem[Back]
   
    >  Apakah output yang akan di dapat jika input J berlogika 0 dan input K berlogika 1 ? 
         Jawab : Sesuai dengan tabel diagram maka akan di dapat output Q berlogika 0 dan Q' berlogika 1

    >  Perhatikan gambar rangkaian di bawah ini

    
    Apakah yang terjadi jika input J,K,R, dan S berlogika 1?

Jawab: Yang akan terjadi pada output rangkaian diatas bila input J,K,R, dan S berlogika 1 yaitu di dapat aoutptu Q berlogika 0 dan outptu Q' berlogika 1.

8. Pilihan Ganda[Back]

      > Rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan               informasi, disebut rangkaian ?
                a. Bolak Balik
                b. Flip Flop
                c. Mux-Demux
                d. Encoder
                e. Decoder

        > Rangkaian flip flop yang merupakan dasar dari semua rangkaian flip flop yang memiliki 2                        gerbang inputan disebut
                a. T Flip Flop
                b. D Flip Flop
                c. JK Flip flop
                d. S Flip Flop
                e. SR Flip Flop

9. Link Download[Back]

    Download Rangkaian [disini]
    Download html  [disini]
    Download datasheet 7476 [disini]
    Download datasheet 4013 [disini]
    Download datasheet 74HC279 [disini]


Tidak ada komentar:

Posting Komentar

BAHAN PRESENTASI UNTUK MATA KULIAH ELEKTRONIKA 2020/2021 OLEH: Naura Nabila Putri Permata 2010951040 Dosen Pengampu: Darwison, M.T Referensi...