1. Kondisi[Back]
Percobaan 1 Kondisi 5
Buatlah rangkaian J-K flip-flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0 = 1, B1 = 1, B2 = 0, B3 = clock, B4 = 1, B5 = 1, B6 = 1.
2. Gambar Rangkaian Simulasi[Back]
3. Video Simulasi[Back]
4. Prinsip Kerja Rangkaian[Back]
Pada percobaan kali ini digunakan J-K flip-flop dan D flip-flop sesuai dengan gambar rangkaian di atas dengan kondisi yaitu B0 = 1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=1. dan di sini switch SPDT untuk kaki high terhubung ke VCC dan bagian low ke ground.
Di rangkaian B1 itu berlogika 1 merupakan input dari S sehingga S berlogika 1, dan B2 yang berlogika 0 terhubung ke kaki J sehingga J berlogika 0. Kemudian B4 yang berlogika 1 dihubungkan dengan K sehingga K juga berlogika 1.
Prinsip dari R dan S yaitu aktif low, dimana ia akan aktif ketika input R dan S berlogika 0. Dan pada rangkaian tampak input dari S dan R sama - sama 1, maka yang akan memengaruhi aoutput yaitu kaki J dan K.
Kemudian D flip-flop, disini switch SPDT untuk kaki highnya terhubung ke vcc dan bagian low nya ke ground. untuk B5 dan B6 mendapatkan arus langsung dari VCC sehingga berlogika 1. B5 terhubung dengan D sehingga D berlogika 1 dan B6 terhubung ke clock sehingga clock berlogika 1. Dan untuk R dan S mendapat input dari B1 dan B0 yang berlogika 1.
Dalam kondisi ini R dan S tidak aktif dikarenakan inputnya yang berlogika 1, sehingga yang aktif untuk memengaruhi output yaitu D.
5. Link Download[Back]
Download Video percobaan 1 kondisi 5 [disini]
Download Rangkaian [disini]
Tidak ada komentar:
Posting Komentar